Prozessorentwurf mit VHDL : : Modellierung und Synthese eines 12-Bit-Mikroprozessors / / Dieter Wecker.
Der Entwurf eines 12-Bit-Mikroprozessors mit der Hardware-Beschreibungssprache VHDL steht im Mittelpunkt dieses Buches. Dazu werden verschiedene VHDL-Modelle erstellt und die Synthese-Ergebnisse miteinander verglichen. Für den VHDL-Entwurf ist es wichtig, sich mit dem Source-Code vertraut zu machen....
Saved in:
Superior document: | Title is part of eBook package: De Gruyter DG OWV ebook Paket Lehrbücher Technik und Informatik 2018 |
---|---|
VerfasserIn: | |
Place / Publishing House: | München ;, Wien : : De Gruyter Oldenbourg, , [2018] ©2018 |
Year of Publication: | 2018 |
Language: | German |
Series: | De Gruyter Studium
|
Online Access: | |
Physical Description: | 1 online resource (218 p.) |
Tags: |
Add Tag
No Tags, Be the first to tag this record!
|
id |
9783110583069 |
---|---|
ctrlnum |
(DE-B1597)490551 (OCoLC)1041971246 |
collection |
bib_alma |
record_format |
marc |
spelling |
Wecker, Dieter, author. Prozessorentwurf mit VHDL : Modellierung und Synthese eines 12-Bit-Mikroprozessors / Dieter Wecker. München ; Wien : De Gruyter Oldenbourg, [2018] ©2018 1 online resource (218 p.) text txt rdacontent computer c rdamedia online resource cr rdacarrier text file PDF rda De Gruyter Studium Frontmatter -- Vorwort -- Inhalt -- 1. Grundlagen -- 2. Das 12-Bit-Mikroprozessor-System (MPU12_S) -- 3. Modellierung des 12-Bit-Mikroprozessor-Systems(1) -- 4. Modellierung des 12-Bit-Mikroprozessor-Systems(2) -- 5. Modellierung des Mikroprozessor-Systems(3) -- 6. Vergleich der Mikroprozessor-Systeme -- 7. Testen der 12-Bit-Mikroprozessor-Systeme -- A Anhang -- Literatur -- Stichwortverzeichnis Der Entwurf eines 12-Bit-Mikroprozessors mit der Hardware-Beschreibungssprache VHDL steht im Mittelpunkt dieses Buches. Dazu werden verschiedene VHDL-Modelle erstellt und die Synthese-Ergebnisse miteinander verglichen. Für den VHDL-Entwurf ist es wichtig, sich mit dem Source-Code vertraut zu machen. Daher wird für alle Modelle der zugehörige Source-Code ausführlich behandelt, wobei Grundkenntnisse in VHDL vorausgesetzt werden. Die Entwürfe wurden mit einer CAD (Computer Aided Design)-Entwicklungs-Software erstellt, die kostenlos aus dem Internet heruntergeladen werden kann. Mit Hilfe der vermittelten Grundlagen kann der Leser eigene VHDL-Modelle entwickeln. Die Prozessor-Entwürfe wurden mit FPGAs (Field Programmable Gate Array) realisiert. Damit wird der Anwender in die Lage versetzt, Prototypen für bestimmte Anwendungen zu erstellen. Das Buch richtet sich vor allem an Studierende der Fachrichtungen Informatik und Elektrotechnik. Mode of access: Internet via World Wide Web. In German. Description based on online resource; title from PDF title page (publisher's Web site, viewed 15. Jun 2019) 1-Mbit. Microelectronics. Mikroelektronik. Prozessor. VHDL. processors. Technology & Engineering / Electronics / General. bisacsh Title is part of eBook package: De Gruyter DG OWV ebook Paket Lehrbücher Technik und Informatik 2018 9783110603279 ZDB-23-OTI Title is part of eBook package: De Gruyter EBOOK PACKAGE COMPLETE 2018 9783110603255 ZDB-23-DGG Title is part of eBook package: De Gruyter EBOOK PACKAGE Engineering, Computer Sciences 2018 9783110603118 ZDB-23-DEI EPUB 9783110582833 print 9783110582567 https://doi.org/10.1515/9783110583069 Cover https://www.degruyter.com/cover/covers/9783110583069.jpg |
language |
German |
format |
eBook |
author |
Wecker, Dieter, |
spellingShingle |
Wecker, Dieter, Prozessorentwurf mit VHDL : Modellierung und Synthese eines 12-Bit-Mikroprozessors / De Gruyter Studium Frontmatter -- Vorwort -- Inhalt -- 1. Grundlagen -- 2. Das 12-Bit-Mikroprozessor-System (MPU12_S) -- 3. Modellierung des 12-Bit-Mikroprozessor-Systems(1) -- 4. Modellierung des 12-Bit-Mikroprozessor-Systems(2) -- 5. Modellierung des Mikroprozessor-Systems(3) -- 6. Vergleich der Mikroprozessor-Systeme -- 7. Testen der 12-Bit-Mikroprozessor-Systeme -- A Anhang -- Literatur -- Stichwortverzeichnis |
author_facet |
Wecker, Dieter, |
author_variant |
d w dw |
author_role |
VerfasserIn |
author_sort |
Wecker, Dieter, |
title |
Prozessorentwurf mit VHDL : Modellierung und Synthese eines 12-Bit-Mikroprozessors / |
title_sub |
Modellierung und Synthese eines 12-Bit-Mikroprozessors / |
title_full |
Prozessorentwurf mit VHDL : Modellierung und Synthese eines 12-Bit-Mikroprozessors / Dieter Wecker. |
title_fullStr |
Prozessorentwurf mit VHDL : Modellierung und Synthese eines 12-Bit-Mikroprozessors / Dieter Wecker. |
title_full_unstemmed |
Prozessorentwurf mit VHDL : Modellierung und Synthese eines 12-Bit-Mikroprozessors / Dieter Wecker. |
title_auth |
Prozessorentwurf mit VHDL : Modellierung und Synthese eines 12-Bit-Mikroprozessors / |
title_alt |
Frontmatter -- Vorwort -- Inhalt -- 1. Grundlagen -- 2. Das 12-Bit-Mikroprozessor-System (MPU12_S) -- 3. Modellierung des 12-Bit-Mikroprozessor-Systems(1) -- 4. Modellierung des 12-Bit-Mikroprozessor-Systems(2) -- 5. Modellierung des Mikroprozessor-Systems(3) -- 6. Vergleich der Mikroprozessor-Systeme -- 7. Testen der 12-Bit-Mikroprozessor-Systeme -- A Anhang -- Literatur -- Stichwortverzeichnis |
title_new |
Prozessorentwurf mit VHDL : |
title_sort |
prozessorentwurf mit vhdl : modellierung und synthese eines 12-bit-mikroprozessors / |
series |
De Gruyter Studium |
series2 |
De Gruyter Studium |
publisher |
De Gruyter Oldenbourg, |
publishDate |
2018 |
physical |
1 online resource (218 p.) |
contents |
Frontmatter -- Vorwort -- Inhalt -- 1. Grundlagen -- 2. Das 12-Bit-Mikroprozessor-System (MPU12_S) -- 3. Modellierung des 12-Bit-Mikroprozessor-Systems(1) -- 4. Modellierung des 12-Bit-Mikroprozessor-Systems(2) -- 5. Modellierung des Mikroprozessor-Systems(3) -- 6. Vergleich der Mikroprozessor-Systeme -- 7. Testen der 12-Bit-Mikroprozessor-Systeme -- A Anhang -- Literatur -- Stichwortverzeichnis |
isbn |
9783110583069 9783110603279 9783110603255 9783110603118 9783110582833 9783110582567 |
url |
https://doi.org/10.1515/9783110583069 https://www.degruyter.com/cover/covers/9783110583069.jpg |
illustrated |
Not Illustrated |
doi_str_mv |
10.1515/9783110583069 |
oclc_num |
1041971246 |
work_keys_str_mv |
AT weckerdieter prozessorentwurfmitvhdlmodellierungundsyntheseeines12bitmikroprozessors |
status_str |
n |
ids_txt_mv |
(DE-B1597)490551 (OCoLC)1041971246 |
carrierType_str_mv |
cr |
hierarchy_parent_title |
Title is part of eBook package: De Gruyter DG OWV ebook Paket Lehrbücher Technik und Informatik 2018 Title is part of eBook package: De Gruyter EBOOK PACKAGE COMPLETE 2018 Title is part of eBook package: De Gruyter EBOOK PACKAGE Engineering, Computer Sciences 2018 |
is_hierarchy_title |
Prozessorentwurf mit VHDL : Modellierung und Synthese eines 12-Bit-Mikroprozessors / |
container_title |
Title is part of eBook package: De Gruyter DG OWV ebook Paket Lehrbücher Technik und Informatik 2018 |
_version_ |
1806144475307704320 |
fullrecord |
<?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>03973nam a22007575i 4500</leader><controlfield tag="001">9783110583069</controlfield><controlfield tag="003">DE-B1597</controlfield><controlfield tag="005">20190615120916.0</controlfield><controlfield tag="006">m|||||o||d||||||||</controlfield><controlfield tag="007">cr || ||||||||</controlfield><controlfield tag="008">190615s2018 gw fo d z ger d</controlfield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783110583069</subfield></datafield><datafield tag="024" ind1="7" ind2=" "><subfield code="a">10.1515/9783110583069</subfield><subfield code="2">doi</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-B1597)490551</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)1041971246</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-B1597</subfield><subfield code="b">eng</subfield><subfield code="c">DE-B1597</subfield><subfield code="e">rda</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">DE</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">COM032000</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">COM051000</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">TEC008000</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">TEC008060</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">TEC008070</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Wecker, Dieter, </subfield><subfield code="e">author.</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Prozessorentwurf mit VHDL :</subfield><subfield code="b">Modellierung und Synthese eines 12-Bit-Mikroprozessors /</subfield><subfield code="c">Dieter Wecker.</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">München ;</subfield><subfield code="a">Wien : </subfield><subfield code="b">De Gruyter Oldenbourg, </subfield><subfield code="c">[2018]</subfield></datafield><datafield tag="264" ind1=" " ind2="4"><subfield code="c">©2018</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">1 online resource (218 p.)</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="a">text</subfield><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="a">computer</subfield><subfield code="b">c</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="a">online resource</subfield><subfield code="b">cr</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="347" ind1=" " ind2=" "><subfield code="a">text file</subfield><subfield code="b">PDF</subfield><subfield code="2">rda</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">De Gruyter Studium</subfield></datafield><datafield tag="505" ind1="0" ind2="0"><subfield code="t">Frontmatter -- </subfield><subfield code="t">Vorwort -- </subfield><subfield code="t">Inhalt -- </subfield><subfield code="t">1. Grundlagen -- </subfield><subfield code="t">2. Das 12-Bit-Mikroprozessor-System (MPU12_S) -- </subfield><subfield code="t">3. Modellierung des 12-Bit-Mikroprozessor-Systems(1) -- </subfield><subfield code="t">4. Modellierung des 12-Bit-Mikroprozessor-Systems(2) -- </subfield><subfield code="t">5. Modellierung des Mikroprozessor-Systems(3) -- </subfield><subfield code="t">6. Vergleich der Mikroprozessor-Systeme -- </subfield><subfield code="t">7. Testen der 12-Bit-Mikroprozessor-Systeme -- </subfield><subfield code="t">A Anhang -- </subfield><subfield code="t">Literatur -- </subfield><subfield code="t">Stichwortverzeichnis</subfield></datafield><datafield tag="520" ind1=" " ind2=" "><subfield code="a">Der Entwurf eines 12-Bit-Mikroprozessors mit der Hardware-Beschreibungssprache VHDL steht im Mittelpunkt dieses Buches. Dazu werden verschiedene VHDL-Modelle erstellt und die Synthese-Ergebnisse miteinander verglichen. Für den VHDL-Entwurf ist es wichtig, sich mit dem Source-Code vertraut zu machen. Daher wird für alle Modelle der zugehörige Source-Code ausführlich behandelt, wobei Grundkenntnisse in VHDL vorausgesetzt werden. Die Entwürfe wurden mit einer CAD (Computer Aided Design)-Entwicklungs-Software erstellt, die kostenlos aus dem Internet heruntergeladen werden kann. Mit Hilfe der vermittelten Grundlagen kann der Leser eigene VHDL-Modelle entwickeln. Die Prozessor-Entwürfe wurden mit FPGAs (Field Programmable Gate Array) realisiert. Damit wird der Anwender in die Lage versetzt, Prototypen für bestimmte Anwendungen zu erstellen. Das Buch richtet sich vor allem an Studierende der Fachrichtungen Informatik und Elektrotechnik.</subfield></datafield><datafield tag="538" ind1=" " ind2=" "><subfield code="a">Mode of access: Internet via World Wide Web.</subfield></datafield><datafield tag="546" ind1=" " ind2=" "><subfield code="a">In German.</subfield></datafield><datafield tag="588" ind1="0" ind2=" "><subfield code="a">Description based on online resource; title from PDF title page (publisher's Web site, viewed 15. Jun 2019)</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">1-Mbit.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Microelectronics.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Mikroelektronik.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Prozessor.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">VHDL.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">processors.</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">Technology & Engineering / Electronics / General.</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="773" ind1="0" ind2="8"><subfield code="i">Title is part of eBook package:</subfield><subfield code="d">De Gruyter</subfield><subfield code="t">DG OWV ebook Paket Lehrbücher Technik und Informatik 2018</subfield><subfield code="z">9783110603279</subfield><subfield code="o">ZDB-23-OTI</subfield></datafield><datafield tag="773" ind1="0" ind2="8"><subfield code="i">Title is part of eBook package:</subfield><subfield code="d">De Gruyter</subfield><subfield code="t">EBOOK PACKAGE COMPLETE 2018</subfield><subfield code="z">9783110603255</subfield><subfield code="o">ZDB-23-DGG</subfield></datafield><datafield tag="773" ind1="0" ind2="8"><subfield code="i">Title is part of eBook package:</subfield><subfield code="d">De Gruyter</subfield><subfield code="t">EBOOK PACKAGE Engineering, Computer Sciences 2018</subfield><subfield code="z">9783110603118</subfield><subfield code="o">ZDB-23-DEI</subfield></datafield><datafield tag="776" ind1="0" ind2=" "><subfield code="c">EPUB</subfield><subfield code="z">9783110582833</subfield></datafield><datafield tag="776" ind1="0" ind2=" "><subfield code="c">print</subfield><subfield code="z">9783110582567</subfield></datafield><datafield tag="856" ind1="4" ind2="0"><subfield code="u">https://doi.org/10.1515/9783110583069</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="3">Cover</subfield><subfield code="u">https://www.degruyter.com/cover/covers/9783110583069.jpg</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_CL_CHCOMSGSEN</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_DGALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_EBKALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_STMALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">GBV-deGruyter-alles</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA12STME</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA14ALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA15STM</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA1ALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA3STM</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA5EBK</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-23-DEI</subfield><subfield code="b">2018</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-23-DGG</subfield><subfield code="b">2017</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-23-OTI</subfield><subfield code="b">2018</subfield></datafield></record></collection> |