Prozessorentwurf mit VHDL : : Modellierung und Synthese eines 12-Bit-Mikroprozessors / / Dieter Wecker.
Der Entwurf eines 12-Bit-Mikroprozessors mit der Hardware-Beschreibungssprache VHDL steht im Mittelpunkt dieses Buches. Dazu werden verschiedene VHDL-Modelle erstellt und die Synthese-Ergebnisse miteinander verglichen. Für den VHDL-Entwurf ist es wichtig, sich mit dem Source-Code vertraut zu machen....
Saved in:
Superior document: | Title is part of eBook package: De Gruyter DG OWV ebook Paket Lehrbücher Technik und Informatik 2018 |
---|---|
VerfasserIn: | |
Place / Publishing House: | München ;, Wien : : De Gruyter Oldenbourg, , [2018] ©2018 |
Year of Publication: | 2018 |
Language: | German |
Series: | De Gruyter Studium
|
Online Access: | |
Physical Description: | 1 online resource (218 p.) |
Tags: |
Add Tag
No Tags, Be the first to tag this record!
|
LEADER | 03973nam a22007575i 4500 | ||
---|---|---|---|
001 | 9783110583069 | ||
003 | DE-B1597 | ||
005 | 20190615120916.0 | ||
006 | m|||||o||d|||||||| | ||
007 | cr || |||||||| | ||
008 | 190615s2018 gw fo d z ger d | ||
020 | |a 9783110583069 | ||
024 | 7 | |a 10.1515/9783110583069 |2 doi | |
035 | |a (DE-B1597)490551 | ||
035 | |a (OCoLC)1041971246 | ||
040 | |a DE-B1597 |b eng |c DE-B1597 |e rda | ||
041 | 0 | |a ger | |
044 | |a gw |c DE | ||
072 | 7 | |a COM032000 |2 bisacsh | |
072 | 7 | |a COM051000 |2 bisacsh | |
072 | 7 | |a TEC008000 |2 bisacsh | |
072 | 7 | |a TEC008060 |2 bisacsh | |
072 | 7 | |a TEC008070 |2 bisacsh | |
100 | 1 | |a Wecker, Dieter, |e author. | |
245 | 1 | 0 | |a Prozessorentwurf mit VHDL : |b Modellierung und Synthese eines 12-Bit-Mikroprozessors / |c Dieter Wecker. |
264 | 1 | |a München ; |a Wien : |b De Gruyter Oldenbourg, |c [2018] | |
264 | 4 | |c ©2018 | |
300 | |a 1 online resource (218 p.) | ||
336 | |a text |b txt |2 rdacontent | ||
337 | |a computer |b c |2 rdamedia | ||
338 | |a online resource |b cr |2 rdacarrier | ||
347 | |a text file |b PDF |2 rda | ||
490 | 0 | |a De Gruyter Studium | |
505 | 0 | 0 | |t Frontmatter -- |t Vorwort -- |t Inhalt -- |t 1. Grundlagen -- |t 2. Das 12-Bit-Mikroprozessor-System (MPU12_S) -- |t 3. Modellierung des 12-Bit-Mikroprozessor-Systems(1) -- |t 4. Modellierung des 12-Bit-Mikroprozessor-Systems(2) -- |t 5. Modellierung des Mikroprozessor-Systems(3) -- |t 6. Vergleich der Mikroprozessor-Systeme -- |t 7. Testen der 12-Bit-Mikroprozessor-Systeme -- |t A Anhang -- |t Literatur -- |t Stichwortverzeichnis |
520 | |a Der Entwurf eines 12-Bit-Mikroprozessors mit der Hardware-Beschreibungssprache VHDL steht im Mittelpunkt dieses Buches. Dazu werden verschiedene VHDL-Modelle erstellt und die Synthese-Ergebnisse miteinander verglichen. Für den VHDL-Entwurf ist es wichtig, sich mit dem Source-Code vertraut zu machen. Daher wird für alle Modelle der zugehörige Source-Code ausführlich behandelt, wobei Grundkenntnisse in VHDL vorausgesetzt werden. Die Entwürfe wurden mit einer CAD (Computer Aided Design)-Entwicklungs-Software erstellt, die kostenlos aus dem Internet heruntergeladen werden kann. Mit Hilfe der vermittelten Grundlagen kann der Leser eigene VHDL-Modelle entwickeln. Die Prozessor-Entwürfe wurden mit FPGAs (Field Programmable Gate Array) realisiert. Damit wird der Anwender in die Lage versetzt, Prototypen für bestimmte Anwendungen zu erstellen. Das Buch richtet sich vor allem an Studierende der Fachrichtungen Informatik und Elektrotechnik. | ||
538 | |a Mode of access: Internet via World Wide Web. | ||
546 | |a In German. | ||
588 | 0 | |a Description based on online resource; title from PDF title page (publisher's Web site, viewed 15. Jun 2019) | |
650 | 4 | |a 1-Mbit. | |
650 | 4 | |a Microelectronics. | |
650 | 4 | |a Mikroelektronik. | |
650 | 4 | |a Prozessor. | |
650 | 4 | |a VHDL. | |
650 | 4 | |a processors. | |
650 | 7 | |a Technology & Engineering / Electronics / General. |2 bisacsh | |
773 | 0 | 8 | |i Title is part of eBook package: |d De Gruyter |t DG OWV ebook Paket Lehrbücher Technik und Informatik 2018 |z 9783110603279 |o ZDB-23-OTI |
773 | 0 | 8 | |i Title is part of eBook package: |d De Gruyter |t EBOOK PACKAGE COMPLETE 2018 |z 9783110603255 |o ZDB-23-DGG |
773 | 0 | 8 | |i Title is part of eBook package: |d De Gruyter |t EBOOK PACKAGE Engineering, Computer Sciences 2018 |z 9783110603118 |o ZDB-23-DEI |
776 | 0 | |c EPUB |z 9783110582833 | |
776 | 0 | |c print |z 9783110582567 | |
856 | 4 | 0 | |u https://doi.org/10.1515/9783110583069 |
856 | 4 | 2 | |3 Cover |u https://www.degruyter.com/cover/covers/9783110583069.jpg |
912 | |a EBA_CL_CHCOMSGSEN | ||
912 | |a EBA_DGALL | ||
912 | |a EBA_EBKALL | ||
912 | |a EBA_STMALL | ||
912 | |a GBV-deGruyter-alles | ||
912 | |a PDA12STME | ||
912 | |a PDA14ALL | ||
912 | |a PDA15STM | ||
912 | |a PDA1ALL | ||
912 | |a PDA3STM | ||
912 | |a PDA5EBK | ||
912 | |a ZDB-23-DEI |b 2018 | ||
912 | |a ZDB-23-DGG |b 2017 | ||
912 | |a ZDB-23-OTI |b 2018 |