FPGA Hardware-Entwurf : : Schaltungs- und System-Design mit VHDL und C/C++ / / Frank Kesel.

Für einen erfolgreichen Hardware Entwurf sind nicht nur VHDL-Kenntnisse wichtig, sondern auch Kenntnisse der FPGA-Schaltungstechnik und der Design Tools. Das vorliegende Buch stellt die Zusammenhänge zwischen diesen wichtigen Themen dar und bietet eine zielgerichtete Einführung in den Entwurf von di...

Full description

Saved in:
Bibliographic Details
Superior document:Title is part of eBook package: De Gruyter DG OWV ebook Paket Lehrbücher Technik und Informatik 2018
VerfasserIn:
Place / Publishing House:München ;, Wien : : De Gruyter Oldenbourg, , [2018]
©2018
Year of Publication:2018
Edition:4. aktualisierte und überarbeitete Auflage
Language:German
Series:De Gruyter Studium
Online Access:
Physical Description:1 online resource (580 p.)
Tags: Add Tag
No Tags, Be the first to tag this record!
id 9783110531459
ctrlnum (DE-B1597)477356
(OCoLC)1041991561
collection bib_alma
record_format marc
spelling Kesel, Frank, author.
FPGA Hardware-Entwurf : Schaltungs- und System-Design mit VHDL und C/C++ / Frank Kesel.
4. aktualisierte und überarbeitete Auflage
München ; Wien : De Gruyter Oldenbourg, [2018]
©2018
1 online resource (580 p.)
text txt rdacontent
computer c rdamedia
online resource cr rdacarrier
text file PDF rda
De Gruyter Studium
Frontmatter -- Vorwort -- Inhaltsverzeichnis -- 1. Einleitung -- 2. Modellierung von digitalen Schaltungen mit VHDL -- 3. Digitale integrierte Schaltungen -- 4. Von der Register-Transfer-Ebene zur Gatterebene -- 5. Physikalische Realisierung und Timing Analyse -- 6. High-Level Synthese -- A. Anhang -- Literaturverzeichnis -- Index
Für einen erfolgreichen Hardware Entwurf sind nicht nur VHDL-Kenntnisse wichtig, sondern auch Kenntnisse der FPGA-Schaltungstechnik und der Design Tools. Das vorliegende Buch stellt die Zusammenhänge zwischen diesen wichtigen Themen dar und bietet eine zielgerichtete Einführung in den Entwurf von digitalen Schaltungen und Systemen mit FPGAs. Beginnend mit den Grundlagen von VHDL sowie der CMOS- und FPGA-Technologie, werden anschließend der synthesegerechte Entwurf mit VHDL und die synchrone Schaltungstechnik auf dem FPGA behandelt. Darüber hinaus werden auch die wesentlichen Entwurfswerkzeuge, wie Logiksynthese oder die statische Timing-Analyse, erläutert. Abgerundet wird das Buch mit einem Kapitel über High-Level Synthese, welche eine Umsetzung von C/C++-Code in eine VHDL-Implementierung ermöglicht. Der Leser erhält anhand vieler Code-Beispiele einen praxisorientierten Zugang zum Hardware-Entwurf mit FPGAs. Zielgerichtete Einführung in den digitalen Schaltungsentwurf Alle notwendigen Kenntnisse für den rechnergestützten Hardwareentwurf Frank Kesel studierte Elektrotechnik an der Universität Karlsruhe und promovierte an der Universität Hannover. Er war zehn Jahre in der Industrie im digitalen ASIC-Design tätig. Er ist seit 1999 Professor an der Hochschule Pforzheim mit dem Spezialgebiet FPGA-Design.
Mode of access: Internet via World Wide Web.
In German.
Description based on online resource; title from PDF title page (publisher's Web site, viewed 15. Jun 2019)
Hardware description.
Hardwarebeschreibung.
Schaltungsentwurf.
VHDL.
circuit design.
Title is part of eBook package: De Gruyter DG OWV ebook Paket Lehrbücher Technik und Informatik 2018 9783110603279 ZDB-23-OTI
Title is part of eBook package: De Gruyter EBOOK PACKAGE COMPLETE 2018 9783110603255 ZDB-23-DGG
Title is part of eBook package: De Gruyter EBOOK PACKAGE Engineering, Computer Sciences 2018 9783110603118 ZDB-23-DEI
EPUB 9783110531992
print 9783110531428
https://doi.org/10.1515/9783110531459
Cover https://www.degruyter.com/cover/covers/9783110531459.jpg
language German
format eBook
author Kesel, Frank,
spellingShingle Kesel, Frank,
FPGA Hardware-Entwurf : Schaltungs- und System-Design mit VHDL und C/C++ /
De Gruyter Studium
Frontmatter --
Vorwort --
Inhaltsverzeichnis --
1. Einleitung --
2. Modellierung von digitalen Schaltungen mit VHDL --
3. Digitale integrierte Schaltungen --
4. Von der Register-Transfer-Ebene zur Gatterebene --
5. Physikalische Realisierung und Timing Analyse --
6. High-Level Synthese --
A. Anhang --
Literaturverzeichnis --
Index
author_facet Kesel, Frank,
author_variant f k fk
author_role VerfasserIn
author_sort Kesel, Frank,
title FPGA Hardware-Entwurf : Schaltungs- und System-Design mit VHDL und C/C++ /
title_sub Schaltungs- und System-Design mit VHDL und C/C++ /
title_full FPGA Hardware-Entwurf : Schaltungs- und System-Design mit VHDL und C/C++ / Frank Kesel.
title_fullStr FPGA Hardware-Entwurf : Schaltungs- und System-Design mit VHDL und C/C++ / Frank Kesel.
title_full_unstemmed FPGA Hardware-Entwurf : Schaltungs- und System-Design mit VHDL und C/C++ / Frank Kesel.
title_auth FPGA Hardware-Entwurf : Schaltungs- und System-Design mit VHDL und C/C++ /
title_alt Frontmatter --
Vorwort --
Inhaltsverzeichnis --
1. Einleitung --
2. Modellierung von digitalen Schaltungen mit VHDL --
3. Digitale integrierte Schaltungen --
4. Von der Register-Transfer-Ebene zur Gatterebene --
5. Physikalische Realisierung und Timing Analyse --
6. High-Level Synthese --
A. Anhang --
Literaturverzeichnis --
Index
title_new FPGA Hardware-Entwurf :
title_sort fpga hardware-entwurf : schaltungs- und system-design mit vhdl und c/c++ /
series De Gruyter Studium
series2 De Gruyter Studium
publisher De Gruyter Oldenbourg,
publishDate 2018
physical 1 online resource (580 p.)
edition 4. aktualisierte und überarbeitete Auflage
contents Frontmatter --
Vorwort --
Inhaltsverzeichnis --
1. Einleitung --
2. Modellierung von digitalen Schaltungen mit VHDL --
3. Digitale integrierte Schaltungen --
4. Von der Register-Transfer-Ebene zur Gatterebene --
5. Physikalische Realisierung und Timing Analyse --
6. High-Level Synthese --
A. Anhang --
Literaturverzeichnis --
Index
isbn 9783110531459
9783110603279
9783110603255
9783110603118
9783110531992
9783110531428
url https://doi.org/10.1515/9783110531459
https://www.degruyter.com/cover/covers/9783110531459.jpg
illustrated Not Illustrated
doi_str_mv 10.1515/9783110531459
oclc_num 1041991561
work_keys_str_mv AT keselfrank fpgahardwareentwurfschaltungsundsystemdesignmitvhdlundcc
status_str n
ids_txt_mv (DE-B1597)477356
(OCoLC)1041991561
carrierType_str_mv cr
hierarchy_parent_title Title is part of eBook package: De Gruyter DG OWV ebook Paket Lehrbücher Technik und Informatik 2018
Title is part of eBook package: De Gruyter EBOOK PACKAGE COMPLETE 2018
Title is part of eBook package: De Gruyter EBOOK PACKAGE Engineering, Computer Sciences 2018
is_hierarchy_title FPGA Hardware-Entwurf : Schaltungs- und System-Design mit VHDL und C/C++ /
container_title Title is part of eBook package: De Gruyter DG OWV ebook Paket Lehrbücher Technik und Informatik 2018
_version_ 1770177658676576256
fullrecord <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>04257nam a22007455i 4500</leader><controlfield tag="001">9783110531459</controlfield><controlfield tag="003">DE-B1597</controlfield><controlfield tag="005">20190615120916.0</controlfield><controlfield tag="006">m|||||o||d||||||||</controlfield><controlfield tag="007">cr || ||||||||</controlfield><controlfield tag="008">190615s2018 gw fo d z ger d</controlfield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783110531459</subfield></datafield><datafield tag="024" ind1="7" ind2=" "><subfield code="a">10.1515/9783110531459</subfield><subfield code="2">doi</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-B1597)477356</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)1041991561</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-B1597</subfield><subfield code="b">eng</subfield><subfield code="c">DE-B1597</subfield><subfield code="e">rda</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">DE</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">COM018000</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">COM021030</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">TEC008000</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">TEC008060</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">TEC009000</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Kesel, Frank, </subfield><subfield code="e">author.</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">FPGA Hardware-Entwurf :</subfield><subfield code="b">Schaltungs- und System-Design mit VHDL und C/C++ /</subfield><subfield code="c">Frank Kesel.</subfield></datafield><datafield tag="250" ind1=" " ind2=" "><subfield code="a">4. aktualisierte und überarbeitete Auflage</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">München ;</subfield><subfield code="a">Wien : </subfield><subfield code="b">De Gruyter Oldenbourg, </subfield><subfield code="c">[2018]</subfield></datafield><datafield tag="264" ind1=" " ind2="4"><subfield code="c">©2018</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">1 online resource (580 p.)</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="a">text</subfield><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="a">computer</subfield><subfield code="b">c</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="a">online resource</subfield><subfield code="b">cr</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="347" ind1=" " ind2=" "><subfield code="a">text file</subfield><subfield code="b">PDF</subfield><subfield code="2">rda</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">De Gruyter Studium</subfield></datafield><datafield tag="505" ind1="0" ind2="0"><subfield code="t">Frontmatter -- </subfield><subfield code="t">Vorwort -- </subfield><subfield code="t">Inhaltsverzeichnis -- </subfield><subfield code="t">1. Einleitung -- </subfield><subfield code="t">2. Modellierung von digitalen Schaltungen mit VHDL -- </subfield><subfield code="t">3. Digitale integrierte Schaltungen -- </subfield><subfield code="t">4. Von der Register-Transfer-Ebene zur Gatterebene -- </subfield><subfield code="t">5. Physikalische Realisierung und Timing Analyse -- </subfield><subfield code="t">6. High-Level Synthese -- </subfield><subfield code="t">A. Anhang -- </subfield><subfield code="t">Literaturverzeichnis -- </subfield><subfield code="t">Index</subfield></datafield><datafield tag="520" ind1=" " ind2=" "><subfield code="a">Für einen erfolgreichen Hardware Entwurf sind nicht nur VHDL-Kenntnisse wichtig, sondern auch Kenntnisse der FPGA-Schaltungstechnik und der Design Tools. Das vorliegende Buch stellt die Zusammenhänge zwischen diesen wichtigen Themen dar und bietet eine zielgerichtete Einführung in den Entwurf von digitalen Schaltungen und Systemen mit FPGAs. Beginnend mit den Grundlagen von VHDL sowie der CMOS- und FPGA-Technologie, werden anschließend der synthesegerechte Entwurf mit VHDL und die synchrone Schaltungstechnik auf dem FPGA behandelt. Darüber hinaus werden auch die wesentlichen Entwurfswerkzeuge, wie Logiksynthese oder die statische Timing-Analyse, erläutert. Abgerundet wird das Buch mit einem Kapitel über High-Level Synthese, welche eine Umsetzung von C/C++-Code in eine VHDL-Implementierung ermöglicht. Der Leser erhält anhand vieler Code-Beispiele einen praxisorientierten Zugang zum Hardware-Entwurf mit FPGAs. Zielgerichtete Einführung in den digitalen Schaltungsentwurf Alle notwendigen Kenntnisse für den rechnergestützten Hardwareentwurf Frank Kesel studierte Elektrotechnik an der Universität Karlsruhe und promovierte an der Universität Hannover. Er war zehn Jahre in der Industrie im digitalen ASIC-Design tätig. Er ist seit 1999 Professor an der Hochschule Pforzheim mit dem Spezialgebiet FPGA-Design.</subfield></datafield><datafield tag="538" ind1=" " ind2=" "><subfield code="a">Mode of access: Internet via World Wide Web.</subfield></datafield><datafield tag="546" ind1=" " ind2=" "><subfield code="a">In German.</subfield></datafield><datafield tag="588" ind1="0" ind2=" "><subfield code="a">Description based on online resource; title from PDF title page (publisher's Web site, viewed 15. Jun 2019)</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Hardware description.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Hardwarebeschreibung.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Schaltungsentwurf.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">VHDL.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">circuit design.</subfield></datafield><datafield tag="773" ind1="0" ind2="8"><subfield code="i">Title is part of eBook package:</subfield><subfield code="d">De Gruyter</subfield><subfield code="t">DG OWV ebook Paket Lehrbücher Technik und Informatik 2018</subfield><subfield code="z">9783110603279</subfield><subfield code="o">ZDB-23-OTI</subfield></datafield><datafield tag="773" ind1="0" ind2="8"><subfield code="i">Title is part of eBook package:</subfield><subfield code="d">De Gruyter</subfield><subfield code="t">EBOOK PACKAGE COMPLETE 2018</subfield><subfield code="z">9783110603255</subfield><subfield code="o">ZDB-23-DGG</subfield></datafield><datafield tag="773" ind1="0" ind2="8"><subfield code="i">Title is part of eBook package:</subfield><subfield code="d">De Gruyter</subfield><subfield code="t">EBOOK PACKAGE Engineering, Computer Sciences 2018</subfield><subfield code="z">9783110603118</subfield><subfield code="o">ZDB-23-DEI</subfield></datafield><datafield tag="776" ind1="0" ind2=" "><subfield code="c">EPUB</subfield><subfield code="z">9783110531992</subfield></datafield><datafield tag="776" ind1="0" ind2=" "><subfield code="c">print</subfield><subfield code="z">9783110531428</subfield></datafield><datafield tag="856" ind1="4" ind2="0"><subfield code="u">https://doi.org/10.1515/9783110531459</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="3">Cover</subfield><subfield code="u">https://www.degruyter.com/cover/covers/9783110531459.jpg</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_CL_CHCOMSGSEN</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_DGALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_EBKALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_STMALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">GBV-deGruyter-alles</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA12STME</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA14ALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA15STM</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA1ALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA3STM</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA5EBK</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-23-DEI</subfield><subfield code="b">2018</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-23-DGG</subfield><subfield code="b">2017</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-23-OTI</subfield><subfield code="b">2018</subfield></datafield></record></collection>