Outline of the Japanese System for the Protection of the Circiúit Layout of a Semiconductor Integrated Circuit

Saved in:
Bibliographic Details
HerausgeberIn:
Place / Publishing House:Tokio : IPPC Indistrial Property Coop. Center, 1986
Year of Publication:1986
Edition:[Ausgabe/Auflage] 1
Language:
Subjects:
Notes:ECTIL fadff48
Tags: Add Tag
No Tags, Be the first to tag this record!
LEADER 00000nam a2200000 c 4500
001 993662087804498
007 tu
008 090903|1986 ||| ||| | c
035 |a (ECTIL)ETL0010049 
040 |a ECTIL  |b ger  |d ECTIL 
245 0 0 |a Outline of the Japanese System for the Protection of the Circiúit Layout of a Semiconductor Integrated Circuit 
250 |a [Ausgabe/Auflage] 1 
264 1 |a Tokio  |b IPPC Indistrial Property Coop. Center  |c 1986 
336 |b txt 
337 |b n 
338 |b nc 
500 |a ECTIL fadff48 
653 |a Immaterialgüterrecht 
653 |a Immaterialgüterrecht / Urheberrecht 
653 |a Rechtsordnungen 2 
653 |a Rechtsordnungen 2 / Japan 
710 2 |a IPCC  |4 edt 
982 |a Immaterialgüterrecht  |9 LOCAL 
982 |a Immaterialgüterrecht / Urheberrecht  |9 LOCAL 
982 |a Rechtsordnungen 2  |9 LOCAL 
982 |a Rechtsordnungen 2 / Japan  |9 LOCAL 
987 |a Bearb.-09.09.2009 - steininger2  |9 LOCAL 
987 |a Form-Paperback  |9 LOCAL 
987 |a Medienart-Buch - Monographie  |9 LOCAL 
989 |a (ECTIL)ETL0010049  |9 LOCAL 
ADM |b 2024-05-15 16:27:27 Europe/Vienna  |d 20  |f System  |c marc21  |a 2024-04-26 14:38:07 Europe/Vienna  |g false 
HOL 8 |b YWESR  |h ETL-5.J.11 IPCC 1  |c ESR-1  |8 2254482620004498 
852 8 |b YWESR  |c ESR-1  |h ETL-5.J.11 IPCC 1  |8 2254482620004498 
ITM |9 2254482620004498  |e 1  |m BOOK  |b -010456  |i 2009/10456  |2 ESR-1  |n 5.J.11 IPCC 1  |8 2354482610004498  |f 01  |p 2024-04-26 14:38:13 Europe/Vienna  |h ETL-5.J.11 IPCC 1  |1 YWESR  |q 2024-05-29 13:19:14 Europe/Vienna