Rechnerorganisation und Rechnerentwurf : : Die Hardware/Software-Schnittstelle - MIPS Edition / / David Patterson, John LeRoy Hennessy.

Die Übersetzung der sechsten Auflage des Standardwerks zur Rechnerorganisation »Computer Organization and Design« bietet dem Leser neue Beispiele, Übungsaufgaben sowie Stoff über mobiles Computing und die Cloud. Die Inhalte wurden verbessert und mit der Vorstellung neuer Prozessoren aktualisiert. Da...

Full description

Saved in:
Bibliographic Details
Superior document:Title is part of eBook package: De Gruyter DG OWV ebook Package Textbooks Engineering, Computer Sc 2024
VerfasserIn:
Place / Publishing House:München ;, Wien : : De Gruyter Oldenbourg, , [2024]
©2024
Year of Publication:2024
Edition:6., aktualisierte und erweiterte Auflage
Language:German
Series:De Gruyter Studium
Online Access:
Physical Description:1 online resource (XVIII, 848 p.)
Tags: Add Tag
No Tags, Be the first to tag this record!
Description
Other title:Frontmatter --
Vorwort zur englischsprachigen Originalausgabe --
Inhaltsverzeichnis --
1 Abstraktionen und Technologien --
2 Befehle: Die Sprache des Rechners --
3 Rechnerarithmetik --
4 Der Prozessor --
5 Groß und schnell: Ausnutzung der Speicherhierarchie --
6 Parallele Prozessoren: Vom Client zur Cloud --
Fachbegriffe Englisch — Deutsch --
Stichwortverzeichnis
Summary:Die Übersetzung der sechsten Auflage des Standardwerks zur Rechnerorganisation »Computer Organization and Design« bietet dem Leser neue Beispiele, Übungsaufgaben sowie Stoff über mobiles Computing und die Cloud. Die Inhalte wurden verbessert und mit der Vorstellung neuer Prozessoren aktualisiert. Das sechste Kapitel wurde um einen Abschnitt über domänenspezifische Architekturen erweitert, ein neuer Ansatz, der am Beispiel von Googles Tensor Processing Unit (TPU) ausführlich dargestellt wird. Abschnitte zur Beschleunigung demonstrieren am Beispiel der Matrixmultiplikation verschiedene Optimierungsschritte, die wichtige Architekturprinzipien ausnutzen. Sieben bedeutende Konzepte der Computerarchitektur werden eingeführt und diskutiert: Performanz durch Parallelität, Performanz durch Pipelining, Performanz durch Vorhersagen, Speicherhierarchien, Abstraktion zur Vereinfachung des Designs, das Beschleunigen des häufigen Falls und Zuverlässigkeit durch Redundanz. Wie bei den vorherigen Auflagen ist ein MIPS-Prozessor der Kern, der verwendet wird, um die Grundlagen von Hardwaretechnologien, Assemblersprache, Computerarithmetik, Pipelining, Speicherhierarchien und der Ein-/Ausgabe zu vermitteln.Z
German translation of the standard work on computer organization. In the new edition, the contents have been selectively improved and updated with the introduction of newer processors. A new section on DSAs using Google's Tensor Processing Unit (TPU) has been added to Chapter 6. Extensive additional material (tools with tutorials etc.) is available online.
Format:Mode of access: Internet via World Wide Web.
ISBN:9783111352732
9783111546162
9783111332192
DOI:10.1515/9783111352732
Access:restricted access
Hierarchical level:Monograph
Statement of Responsibility: David Patterson, John LeRoy Hennessy.