Prozessorentwurf : : Von der Planung bis zum Prototyp / / Dieter Wecker.

Beim Entwurf komplexer digitaler Systeme werden häufig Mikroprozessoren benötigt. Hier können entweder geeignete fertige Prozessoren eingesetzt werden oder programmierbare Bausteine, mit denen der Anwender eigene Prozessoren entwickeln kann. Mit Hilfe der programmierbaren Logik und durch den Einsatz...

Full description

Saved in:
Bibliographic Details
Superior document:Title is part of eBook package: De Gruyter EBOOK PACKAGE COMPLETE 2015
VerfasserIn:
Place / Publishing House:München ;, Wien : : De Gruyter Oldenbourg, , [2015]
©2015
Year of Publication:2015
Edition:2., neu bearb. und erw. Aufl.
Language:German
Series:De Gruyter Studium
Online Access:
Physical Description:1 online resource (433 p.)
Tags: Add Tag
No Tags, Be the first to tag this record!
id 9783110403053
ctrlnum (DE-B1597)444127
(OCoLC)1002222251
(OCoLC)1004866913
(OCoLC)1011438945
(OCoLC)1013938658
(OCoLC)908080240
(OCoLC)979732835
(OCoLC)987921676
(OCoLC)992492809
(OCoLC)999354856
collection bib_alma
record_format marc
spelling Wecker, Dieter, author. aut http://id.loc.gov/vocabulary/relators/aut
Prozessorentwurf : Von der Planung bis zum Prototyp / Dieter Wecker.
2., neu bearb. und erw. Aufl.
München ; Wien : De Gruyter Oldenbourg, [2015]
©2015
1 online resource (433 p.)
text txt rdacontent
computer c rdamedia
online resource cr rdacarrier
text file PDF rda
De Gruyter Studium
Frontmatter -- Vorwort -- Inhaltsverzeichnis -- 1. Grundlagen -- 2. Das 12-Bit-Mikroprozessor-System (MPU12_S) -- 3. Modellierung des 12-Bit-Mikroprozessor-Systems -- 4. Das 16-Bit Mikroprozessor-System (MPU16A_S) -- 5. Modellierung des 16-Bit-Mikroprozessor-Systems -- 6. Das erweiterte Mikroprozessor-System (MPU16B_S) -- 7. Das 16-Bit-Mikroprozessor-System (MPU16P_S) -- 8. Modellierung des 16-Bit-Mikroprozessor-Systems -- 9. Speichermodelle -- 10. Testmethoden digitaler Schaltungen -- Anhang -- Literaturverzeichnis -- Sachwortverzeichnis
restricted access http://purl.org/coar/access_right/c_16ec online access with authorization star
Beim Entwurf komplexer digitaler Systeme werden häufig Mikroprozessoren benötigt. Hier können entweder geeignete fertige Prozessoren eingesetzt werden oder programmierbare Bausteine, mit denen der Anwender eigene Prozessoren entwickeln kann. Mit Hilfe der programmierbaren Logik und durch den Einsatz von FPGAs (Field Programmable Gate Array) ist es möglich geworden, komplexe Schaltungen selbst zu entwickeln und zu testen - bis zu fertigen Prototypen. Dazu wird in der Regel CAD-Entwicklungssoftware eingesetzt. Der Schwerpunkt dieses Buches ist der Entwurf eigener Mikroprozessoren mit Hilfe der Hardware-Beschreibungssprache VHDL. Der Anwender soll in die Lage versetzt werden, eigene Mikroprozessoren zu entwickeln und an bestimmte Anwendungen anzupassen. Es werden schrittweise die einzelnen Prozessorbausteine behandelt bis hin zu einem funktionsfähigen 12-Bit-Mikroprozessor. Das im Buch entwickelte Grundmodell wird dann erweitert zu einem 16-Bit-Mikroprozessor. Das Prinzip des Pipelinings und dessen Realisierung werden ebenfalls ausführlich behandelt. Die Prozessormodelle lassen sich mit einer CAD-Entwicklungssoftware bearbeiten und testen, die kostenlos aus dem Internet heruntergeladen werden kann. Kenntnisse im Umgang mit Hardware-Beschreibungssprachen (VHDL, Verilog) wären von Vorteil, werden aber nicht vorausgesetzt, da eine Einführung in VHDL enthalten ist. Zielgruppe dieses Buches sind Studierende an Fachhochschulen und Universitäten der Fachrichtungen Informatik und Elektrotechnik sowie Entwickler von analogen und digitalen Schaltungen, die sich in den VHDL-Entwurf einarbeiten wollen.
Mode of access: Internet via World Wide Web.
In German.
Description based on online resource; title from PDF title page (publisher's Web site, viewed 26. Nov 2019)
12-Bit-Mikroprozessor.
Modellierung.
Pipelining.
Prozessorentwurf.
VHDL, processor design, pipelining, 12-bit microprocessor, modeling.
VHDL.
(DE-601)10449879X (DE-588)4254792-1 VHDL gnd
(DE-601)104630248 (DE-588)4261480-6 Systementwurf gnd
(DE-601)105635898 (DE-588)4139360-0 Sechzehn-Bit-Mikroprozessor gnd
(DE-601)545642108 (DE-588)7582430-9 Anwendungsspezifischer Prozessor gnd
(DE-601)818008180 (DE-588)106688384X Zwölf-Bit-Mikroprozessor gnd
Technology & Engineering / Electronics / Circuits / General. bisacsh
Title is part of eBook package: De Gruyter EBOOK PACKAGE COMPLETE 2015 9783110439687 ZDB-23-DGG
Title is part of eBook package: De Gruyter EBOOK PACKAGE Engineering, Computer Sciences 2015 9783110438772 ZDB-23-DEI
EPUB 9783110403091
print 9783110402964
https://doi.org/10.1515/9783110403053
Cover https://www.degruyter.com/cover/covers/9783110403053.jpg
language German
format eBook
author Wecker, Dieter,
Wecker, Dieter,
spellingShingle Wecker, Dieter,
Wecker, Dieter,
Prozessorentwurf : Von der Planung bis zum Prototyp /
De Gruyter Studium
Frontmatter --
Vorwort --
Inhaltsverzeichnis --
1. Grundlagen --
2. Das 12-Bit-Mikroprozessor-System (MPU12_S) --
3. Modellierung des 12-Bit-Mikroprozessor-Systems --
4. Das 16-Bit Mikroprozessor-System (MPU16A_S) --
5. Modellierung des 16-Bit-Mikroprozessor-Systems --
6. Das erweiterte Mikroprozessor-System (MPU16B_S) --
7. Das 16-Bit-Mikroprozessor-System (MPU16P_S) --
8. Modellierung des 16-Bit-Mikroprozessor-Systems --
9. Speichermodelle --
10. Testmethoden digitaler Schaltungen --
Anhang --
Literaturverzeichnis --
Sachwortverzeichnis
author_facet Wecker, Dieter,
Wecker, Dieter,
author_variant d w dw
d w dw
author_role VerfasserIn
VerfasserIn
author_sort Wecker, Dieter,
title Prozessorentwurf : Von der Planung bis zum Prototyp /
title_sub Von der Planung bis zum Prototyp /
title_full Prozessorentwurf : Von der Planung bis zum Prototyp / Dieter Wecker.
title_fullStr Prozessorentwurf : Von der Planung bis zum Prototyp / Dieter Wecker.
title_full_unstemmed Prozessorentwurf : Von der Planung bis zum Prototyp / Dieter Wecker.
title_auth Prozessorentwurf : Von der Planung bis zum Prototyp /
title_alt Frontmatter --
Vorwort --
Inhaltsverzeichnis --
1. Grundlagen --
2. Das 12-Bit-Mikroprozessor-System (MPU12_S) --
3. Modellierung des 12-Bit-Mikroprozessor-Systems --
4. Das 16-Bit Mikroprozessor-System (MPU16A_S) --
5. Modellierung des 16-Bit-Mikroprozessor-Systems --
6. Das erweiterte Mikroprozessor-System (MPU16B_S) --
7. Das 16-Bit-Mikroprozessor-System (MPU16P_S) --
8. Modellierung des 16-Bit-Mikroprozessor-Systems --
9. Speichermodelle --
10. Testmethoden digitaler Schaltungen --
Anhang --
Literaturverzeichnis --
Sachwortverzeichnis
title_new Prozessorentwurf :
title_sort prozessorentwurf : von der planung bis zum prototyp /
series De Gruyter Studium
series2 De Gruyter Studium
publisher De Gruyter Oldenbourg,
publishDate 2015
physical 1 online resource (433 p.)
edition 2., neu bearb. und erw. Aufl.
contents Frontmatter --
Vorwort --
Inhaltsverzeichnis --
1. Grundlagen --
2. Das 12-Bit-Mikroprozessor-System (MPU12_S) --
3. Modellierung des 12-Bit-Mikroprozessor-Systems --
4. Das 16-Bit Mikroprozessor-System (MPU16A_S) --
5. Modellierung des 16-Bit-Mikroprozessor-Systems --
6. Das erweiterte Mikroprozessor-System (MPU16B_S) --
7. Das 16-Bit-Mikroprozessor-System (MPU16P_S) --
8. Modellierung des 16-Bit-Mikroprozessor-Systems --
9. Speichermodelle --
10. Testmethoden digitaler Schaltungen --
Anhang --
Literaturverzeichnis --
Sachwortverzeichnis
isbn 9783110403053
9783110439687
9783110438772
9783110403091
9783110402964
callnumber-first T - Technology
callnumber-subject TA - General and Civil Engineering
callnumber-label TA
callnumber-sort TA
url https://doi.org/10.1515/9783110403053
https://www.degruyter.com/cover/covers/9783110403053.jpg
illustrated Not Illustrated
doi_str_mv 10.1515/9783110403053
oclc_num 1002222251
1004866913
1011438945
1013938658
908080240
979732835
987921676
992492809
999354856
work_keys_str_mv AT weckerdieter prozessorentwurfvonderplanungbiszumprototyp
status_str n
ids_txt_mv (DE-B1597)444127
(OCoLC)1002222251
(OCoLC)1004866913
(OCoLC)1011438945
(OCoLC)1013938658
(OCoLC)908080240
(OCoLC)979732835
(OCoLC)987921676
(OCoLC)992492809
(OCoLC)999354856
carrierType_str_mv cr
hierarchy_parent_title Title is part of eBook package: De Gruyter EBOOK PACKAGE COMPLETE 2015
Title is part of eBook package: De Gruyter EBOOK PACKAGE Engineering, Computer Sciences 2015
is_hierarchy_title Prozessorentwurf : Von der Planung bis zum Prototyp /
container_title Title is part of eBook package: De Gruyter EBOOK PACKAGE COMPLETE 2015
_version_ 1806144368175742976
fullrecord <?xml version="1.0" encoding="UTF-8"?><collection xmlns="http://www.loc.gov/MARC21/slim"><record><leader>05483nam a22009015i 4500</leader><controlfield tag="001">9783110403053</controlfield><controlfield tag="003">DE-B1597</controlfield><controlfield tag="005">20191126113341.0</controlfield><controlfield tag="006">m|||||o||d||||||||</controlfield><controlfield tag="007">cr || ||||||||</controlfield><controlfield tag="008">191126s2015 gw fo d z ger d</controlfield><datafield tag="020" ind1=" " ind2=" "><subfield code="a">9783110403053</subfield></datafield><datafield tag="024" ind1="7" ind2=" "><subfield code="a">10.1515/9783110403053</subfield><subfield code="2">doi</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(DE-B1597)444127</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)1002222251</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)1004866913</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)1011438945</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)1013938658</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)908080240</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)979732835</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)987921676</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)992492809</subfield></datafield><datafield tag="035" ind1=" " ind2=" "><subfield code="a">(OCoLC)999354856</subfield></datafield><datafield tag="040" ind1=" " ind2=" "><subfield code="a">DE-B1597</subfield><subfield code="b">eng</subfield><subfield code="c">DE-B1597</subfield><subfield code="e">rda</subfield></datafield><datafield tag="041" ind1="0" ind2=" "><subfield code="a">ger</subfield></datafield><datafield tag="044" ind1=" " ind2=" "><subfield code="a">gw</subfield><subfield code="c">DE</subfield></datafield><datafield tag="050" ind1=" " ind2="4"><subfield code="a">TA</subfield></datafield><datafield tag="072" ind1=" " ind2="7"><subfield code="a">TEC008010</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="084" ind1=" " ind2=" "><subfield code="a">ST 160</subfield><subfield code="2">rvk</subfield></datafield><datafield tag="100" ind1="1" ind2=" "><subfield code="a">Wecker, Dieter, </subfield><subfield code="e">author.</subfield><subfield code="4">aut</subfield><subfield code="4">http://id.loc.gov/vocabulary/relators/aut</subfield></datafield><datafield tag="245" ind1="1" ind2="0"><subfield code="a">Prozessorentwurf :</subfield><subfield code="b">Von der Planung bis zum Prototyp /</subfield><subfield code="c">Dieter Wecker.</subfield></datafield><datafield tag="250" ind1=" " ind2=" "><subfield code="a">2., neu bearb. und erw. Aufl.</subfield></datafield><datafield tag="264" ind1=" " ind2="1"><subfield code="a">München ;</subfield><subfield code="a">Wien : </subfield><subfield code="b">De Gruyter Oldenbourg, </subfield><subfield code="c">[2015]</subfield></datafield><datafield tag="264" ind1=" " ind2="4"><subfield code="c">©2015</subfield></datafield><datafield tag="300" ind1=" " ind2=" "><subfield code="a">1 online resource (433 p.)</subfield></datafield><datafield tag="336" ind1=" " ind2=" "><subfield code="a">text</subfield><subfield code="b">txt</subfield><subfield code="2">rdacontent</subfield></datafield><datafield tag="337" ind1=" " ind2=" "><subfield code="a">computer</subfield><subfield code="b">c</subfield><subfield code="2">rdamedia</subfield></datafield><datafield tag="338" ind1=" " ind2=" "><subfield code="a">online resource</subfield><subfield code="b">cr</subfield><subfield code="2">rdacarrier</subfield></datafield><datafield tag="347" ind1=" " ind2=" "><subfield code="a">text file</subfield><subfield code="b">PDF</subfield><subfield code="2">rda</subfield></datafield><datafield tag="490" ind1="0" ind2=" "><subfield code="a">De Gruyter Studium</subfield></datafield><datafield tag="505" ind1="0" ind2="0"><subfield code="t">Frontmatter -- </subfield><subfield code="t">Vorwort -- </subfield><subfield code="t">Inhaltsverzeichnis -- </subfield><subfield code="t">1. Grundlagen -- </subfield><subfield code="t">2. Das 12-Bit-Mikroprozessor-System (MPU12_S) -- </subfield><subfield code="t">3. Modellierung des 12-Bit-Mikroprozessor-Systems -- </subfield><subfield code="t">4. Das 16-Bit Mikroprozessor-System (MPU16A_S) -- </subfield><subfield code="t">5. Modellierung des 16-Bit-Mikroprozessor-Systems -- </subfield><subfield code="t">6. Das erweiterte Mikroprozessor-System (MPU16B_S) -- </subfield><subfield code="t">7. Das 16-Bit-Mikroprozessor-System (MPU16P_S) -- </subfield><subfield code="t">8. Modellierung des 16-Bit-Mikroprozessor-Systems -- </subfield><subfield code="t">9. Speichermodelle -- </subfield><subfield code="t">10. Testmethoden digitaler Schaltungen -- </subfield><subfield code="t">Anhang -- </subfield><subfield code="t">Literaturverzeichnis -- </subfield><subfield code="t">Sachwortverzeichnis</subfield></datafield><datafield tag="506" ind1="0" ind2=" "><subfield code="a">restricted access</subfield><subfield code="u">http://purl.org/coar/access_right/c_16ec</subfield><subfield code="f">online access with authorization</subfield><subfield code="2">star</subfield></datafield><datafield tag="520" ind1=" " ind2=" "><subfield code="a">Beim Entwurf komplexer digitaler Systeme werden häufig Mikroprozessoren benötigt. Hier können entweder geeignete fertige Prozessoren eingesetzt werden oder programmierbare Bausteine, mit denen der Anwender eigene Prozessoren entwickeln kann. Mit Hilfe der programmierbaren Logik und durch den Einsatz von FPGAs (Field Programmable Gate Array) ist es möglich geworden, komplexe Schaltungen selbst zu entwickeln und zu testen - bis zu fertigen Prototypen. Dazu wird in der Regel CAD-Entwicklungssoftware eingesetzt. Der Schwerpunkt dieses Buches ist der Entwurf eigener Mikroprozessoren mit Hilfe der Hardware-Beschreibungssprache VHDL. Der Anwender soll in die Lage versetzt werden, eigene Mikroprozessoren zu entwickeln und an bestimmte Anwendungen anzupassen. Es werden schrittweise die einzelnen Prozessorbausteine behandelt bis hin zu einem funktionsfähigen 12-Bit-Mikroprozessor. Das im Buch entwickelte Grundmodell wird dann erweitert zu einem 16-Bit-Mikroprozessor. Das Prinzip des Pipelinings und dessen Realisierung werden ebenfalls ausführlich behandelt. Die Prozessormodelle lassen sich mit einer CAD-Entwicklungssoftware bearbeiten und testen, die kostenlos aus dem Internet heruntergeladen werden kann. Kenntnisse im Umgang mit Hardware-Beschreibungssprachen (VHDL, Verilog) wären von Vorteil, werden aber nicht vorausgesetzt, da eine Einführung in VHDL enthalten ist. Zielgruppe dieses Buches sind Studierende an Fachhochschulen und Universitäten der Fachrichtungen Informatik und Elektrotechnik sowie Entwickler von analogen und digitalen Schaltungen, die sich in den VHDL-Entwurf einarbeiten wollen.</subfield></datafield><datafield tag="538" ind1=" " ind2=" "><subfield code="a">Mode of access: Internet via World Wide Web.</subfield></datafield><datafield tag="546" ind1=" " ind2=" "><subfield code="a">In German.</subfield></datafield><datafield tag="588" ind1="0" ind2=" "><subfield code="a">Description based on online resource; title from PDF title page (publisher's Web site, viewed 26. Nov 2019)</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">12-Bit-Mikroprozessor.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Modellierung.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Pipelining.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">Prozessorentwurf.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">VHDL, processor design, pipelining, 12-bit microprocessor, modeling.</subfield></datafield><datafield tag="650" ind1=" " ind2="4"><subfield code="a">VHDL.</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="0">(DE-601)10449879X</subfield><subfield code="0">(DE-588)4254792-1</subfield><subfield code="a">VHDL</subfield><subfield code="2">gnd</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="0">(DE-601)104630248</subfield><subfield code="0">(DE-588)4261480-6</subfield><subfield code="a">Systementwurf</subfield><subfield code="2">gnd</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="0">(DE-601)105635898</subfield><subfield code="0">(DE-588)4139360-0</subfield><subfield code="a">Sechzehn-Bit-Mikroprozessor</subfield><subfield code="2">gnd</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="0">(DE-601)545642108</subfield><subfield code="0">(DE-588)7582430-9</subfield><subfield code="a">Anwendungsspezifischer Prozessor</subfield><subfield code="2">gnd</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="0">(DE-601)818008180</subfield><subfield code="0">(DE-588)106688384X</subfield><subfield code="a">Zwölf-Bit-Mikroprozessor</subfield><subfield code="2">gnd</subfield></datafield><datafield tag="650" ind1=" " ind2="7"><subfield code="a">Technology &amp; Engineering / Electronics / Circuits / General.</subfield><subfield code="2">bisacsh</subfield></datafield><datafield tag="773" ind1="0" ind2="8"><subfield code="i">Title is part of eBook package:</subfield><subfield code="d">De Gruyter</subfield><subfield code="t">EBOOK PACKAGE COMPLETE 2015</subfield><subfield code="z">9783110439687</subfield><subfield code="o">ZDB-23-DGG</subfield></datafield><datafield tag="773" ind1="0" ind2="8"><subfield code="i">Title is part of eBook package:</subfield><subfield code="d">De Gruyter</subfield><subfield code="t">EBOOK PACKAGE Engineering, Computer Sciences 2015</subfield><subfield code="z">9783110438772</subfield><subfield code="o">ZDB-23-DEI</subfield></datafield><datafield tag="776" ind1="0" ind2=" "><subfield code="c">EPUB</subfield><subfield code="z">9783110403091</subfield></datafield><datafield tag="776" ind1="0" ind2=" "><subfield code="c">print</subfield><subfield code="z">9783110402964</subfield></datafield><datafield tag="856" ind1="4" ind2="0"><subfield code="u">https://doi.org/10.1515/9783110403053</subfield></datafield><datafield tag="856" ind1="4" ind2="2"><subfield code="3">Cover</subfield><subfield code="u">https://www.degruyter.com/cover/covers/9783110403053.jpg</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_BACKALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_CL_CHCOMSGSEN</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_DGALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_EBKALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">EBA_STMALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">GBV-deGruyter-alles</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA12STME</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA14ALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA15STM</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA1ALL</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA3STM</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">PDA5EBK</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-23-DEI</subfield><subfield code="b">2015</subfield></datafield><datafield tag="912" ind1=" " ind2=" "><subfield code="a">ZDB-23-DGG</subfield><subfield code="b">2015</subfield></datafield></record></collection>